用于控制对包括彼此并列布置的多个存储器单元的存储器的访问的存储器访问电路。该存储器访问电路包括:两个访问单元,各自被配置为响应于接收到的存储器访问请求选择多个存储器单元中的一个存储器单元,并且控制和追踪对所选择的存储器单元的后续访问,多个存储器单元包括至少三个存储器单元;仲裁电路,被配置为从系统接收存储器访问请求并且选择存储器访问请求并将存储器访问请求转发到两个访问单元中的一个访问单元,仲裁电路被配置为将对于访问一个存储器单元的多个存储器访问请求转发到两个访问单元中的第一访问单元,并且将对于访问另一存储器单元的多个存储器访问请求引导到两个访问单元中的第二访问单元,并且随后将对于访问又一存储器单元的多个存储器访问请求引导到第一访问单元或第二访问单元中的一个访问单元。两个访问单元包括:存储电路,该存储电路在将请求传送到相应存储器单元之前将请求存储在队列中;以及追踪电路,该追踪电路追踪被发送到相应存储器单元的请求并且确定何时从队列传送后续请求。控制电路被配置为设置两个访问单元中的每个访问单元的状态,状态是以下各项中的一项:活动、准备、和休眠,处于活动状态的访问单元能操作来向相应存储器单元传送访问请求和激活请求两者,激活请求为相应存储器单元中的访问做准备并且访问请求访问数据,处于准备状态的访问单元能够操作来传送激活请求而不能够操作来传送访问请求,处于休眠状态的访问单元既不能操作来传送访问请求也不能操作来传送激活请求,控制电路被配置为周期性地切换两个访问单元的状态并且在同一时刻将访问单元中的不多于一个访问单元设置为活动状态。